试简述8086/8088微机系统最小模式下从存器储读数据时的时序过程。
正确答案:正常的存储器读总线操作占用4个时钟周期,通常将它们称为4个T状态即T1~T4。
①T1状态,IO/M=0,指出要访问存储器。送地址信号A19-0,地址锁存信号ALE有效,用来控制8282锁存地址。DT/R=0控制8286/8287工作在接收状态(读)。
②T2状态,A19~A16送状态S6~S,3AD7~AD0浮空,准备接收数据。同时,RD=0,表示要进行读操作,而DEN=0作为8286/8287的选通信号,允许进行数据传输。
③T3状态,从指定的存储单元将数据读出送AD7~AD。0若存储器速度较慢,不能及时读出数据的话,则通过READY引脚通知CPU,CPU在T3的前沿采样READ,Y如果READ=Y0,则在T3结束后自动插入1个或几个等待状态TW,并在每个TW的前沿检测READ,Y等到READY变高后,就自动脱离TW进入T4。
④T4状态,CPU采样数据线,获得数据。RD、DEN等信号失效。CH02808/68088指令系统
①T1状态,IO/M=0,指出要访问存储器。送地址信号A19-0,地址锁存信号ALE有效,用来控制8282锁存地址。DT/R=0控制8286/8287工作在接收状态(读)。
②T2状态,A19~A16送状态S6~S,3AD7~AD0浮空,准备接收数据。同时,RD=0,表示要进行读操作,而DEN=0作为8286/8287的选通信号,允许进行数据传输。
③T3状态,从指定的存储单元将数据读出送AD7~AD。0若存储器速度较慢,不能及时读出数据的话,则通过READY引脚通知CPU,CPU在T3的前沿采样READ,Y如果READ=Y0,则在T3结束后自动插入1个或几个等待状态TW,并在每个TW的前沿检测READ,Y等到READY变高后,就自动脱离TW进入T4。
④T4状态,CPU采样数据线,获得数据。RD、DEN等信号失效。CH02808/68088指令系统
答案解析:有
微信扫一扫手机做题